ACE课题组重磅亮相ISSCC 2025,斩获上海交通大学射频集成电路领域历史性突破

2025年国际固态电路会议(ISSCC)于美国旧金山盛大召开,作为全球集成电路设计领域的“奥林匹克盛会”,ISSCC汇聚了来自世界各地的顶尖科研团队与行业精英,是展示芯片技术前沿成果的核心平台。上海交通大学先进通信集成电路(ACE)课题组在本次会议上发表了题为“A 1.8-to-3.0GHz Fully Integrated All-In-One CMOS Frequency Management Module Achieving -47/+42ppm Inaccuracy from -40 to 95°C and -150/+70ppm After Accelerated Aging”的重磅研究成果,不仅实现了高性能频率管理芯片的技术突破,更创下上海交通大学在ISSCC发表射频集成电路设计相关成果的历史先河,标志着ACE课题组在该领域的研究实力跻身国际前沿。

  描述文字

此次发表的研究成果,聚焦高速有线与无线通信系统中的核心技术瓶颈——频率产生与综合环节对系统性能及集成度的制约问题。随着5G/6G通信、高速接口芯片、数据中心互联等场景对传输速率、能效与稳定性的要求持续攀升,频率管理模块作为时钟心脏,其精度、集成度与环境适应性直接决定了整个通信系统的运行上限。针对传统频率管理方案存在的集成度低、老化后性能衰减明显等问题,ACE课题组历经长期技术攻关,创新提出高精度CMOS频率产生方法与直接频率综合技术,在国际上首次实现了完整CMOS集成的2.4GHz频段频率管理芯片。该芯片覆盖1.8-3.0GHz宽工作频率范围,在-40℃至95℃的工业级宽温域内,频率精度控制在-47/+42ppm的优异水平,同时针对高端通信设备对长期可靠性的严苛需求,即便经过加速老化测试后,精度仍能稳定保持在-150/+70ppm,为下一代高速通信系统提供了高性能、高集成度的频率解决方案。

本次研究成果由ACE课题组成员攻关完成,体现了团队在模拟与射频集成电路领域的深厚积淀与创新能力。课题组博士生霍润涛作为论文第一作者,王辉教授为论文的通讯作者。课题组硕士生、论文作者郑雁凌前往会议现场,以学术报告的形式向全球同行详细阐述了该频率管理芯片的设计理念、技术突破与性能测试结果,获得了现场广泛认可。此外,该研究还得到了姜红兰教授、李永福教授、赵阳教授,以及华南理工大学高立教授、美国加州大学圣迭戈分校Patrick Mercier教授团队的大力支持,是跨机构协同创新的成功典范。
 


  描述文字

 

  描述文字

这项突破性成果在ISSCC会议期间引发了学术界与产业界的高度关注。除了精彩的现场报告,课题组还受邀参与会议专属的性能展示环节,搭建了专门的展示平台,通过实物演示与技术展板全面呈现芯片的核心优势。展示现场吸引了国际顶尖半导体企业的技术专家以及国际知名高校的科研学者驻足交流,围绕芯片的架构创新、工艺实现、性能优化等关键问题展开了深入探讨。  

  描述文字

 

  描述文字

此次ACE课题组在ISSCC 2025的亮眼表现,是上海交通大学在模拟与射频集成电路设计领域的一次重要突破。未来,ACE课题组将继续深耕模拟与射频集成电路领域,聚焦高速有线接口与无线互联的核心需求,持续推进关键技术创新与成果转化。

[论文链接 LINK]